• 검색 결과가 없습니다.

3장 논리회로

N/A
N/A
Protected

Academic year: 2021

Share "3장 논리회로"

Copied!
37
0
0

로드 중.... (전체 텍스트 보기)

전체 글

(1)

3

오브젝트

논리회로

(2)

이 장에서 다룰 내용

이 장에서 다룰 내용

2

기본 회로

1

회로 구성

2

(3)

3

Section 01

기본 논리회로

 AND

회로

모든 입력이 H(High) 일 때에만 출력이 H 가 되는 회로2 개 이상의 입력단자

(4)

4

Section 01

기본 논리회로

 OR

회로

 입력 중 하나라도 H 가 되면 출력이 H 가 되고 입력 모두가 L(Low) 일 때 출 력이 L 이 되는 회로

(5)

5

Section 01

기본 논리회로

 NOT

회로

입력이 H 일 때 출력이 L 이 되고 , 입력이 L 일 때 출력이 H 가 되는 회로입력의 반대 신호를 출력하는 회로로 입력은 1 개

(6)

6

Section 01

기본 논리회로

 NAND

회로

 AND 회로의 출력에 NOT 회로를 연결

(7)

7

Section 01

기본 논리회로

 NOR

회로

(8)

8

Section 01

기본 논리회로

버퍼회로

(9)

9

Section 02

회로 구성

조합논리회로 (combinational logic circuit)

조합회로는 [ 논리식에 근거하여 AND 회로나 OR 회로 등의 게이트 소자를 조합한 것으로 , 입력 값만으로 출력이 결정되고 과거 상태에는 영향을 받지 않는다 ] 는 특징

순차논리회로 (sequential logic circuit)

순차회로는 [ 조합회로와 기억회로로 구성되며 출력은 입력과 회로의 현재 상 태에 따라 결정된다 ] 는 특징

조합 회로 설계법

곱의 합 표준형 (SOP) 의 설계법다단 논리 설계법

(10)

10

Section 02

회로 구성

 다음의 논리식의 회로를 곱의 항 표준형의 설계법과 다단 논리 설계법에 따라 구성하라 Y = ((A·B + B·C) ·D + E) ·F다단 논리법주어진 논리식을 그대로 회로로 변환회로의 단수가 증가  지연시간이 증가하는 단점곱의 합 표준형 주어진 논리식을 곱의 합 표준형으로 변형 지연시간이 짧은 장점소자수가 많아지는 경우가 발생

(11)

11

Section 02

회로 구성

정논리 (positive logic)

와 부논리 (negative logic)

정논리  H : 참 (‘1’), L : 거짓 (‘0’)

부논리  H : 거짓 (‘0’), L : 참 (‘1’)

정논리 /

부논리와 AND/OR

의 관계

(12)

12

Section 02

회로 구성

 OR 회로의 변형

(13)

13

Section 02

회로 구성

 NAND 회로의 변형

(14)

14

Section 02

회로 구성

 NOR 회로의 변형

(15)

15

Section 02

회로 구성

 NOT 회로의 변형

(16)

16

Section 02

회로 구성

드모르간 정리에 의한 회로 변환

 NAND 회로를 OR 회로로 변환

(17)

17

디지털 기초회로 실습

(18)

18

OR Gate

 OR Gate

실습 회로 준비물

 TTL • 7432 OR Gate IC저항4.7k 2 개 , 330 1 개LED RED 1SW 2pole DIP 스위치 1 개

(19)

19

OR Gate

 7432

(20)

20

OR Gate

 LED

양 단자에 전원을 연결하면 불이 들어오는 장치특정 상태를 표시하는 용도로 사용됨 . LED LED ON

(21)

21

OR Gate

 Switch

 스위치는 두 단자 사이를 연결하거나 , 연결을 끊는 용도로 사용됨 .  아래의 회로와 같이 구성하여 논리 회로에 High 또는 Low 의 값을 전달하도 록 구성됨 . High 값 전달 Low 값 전달

(22)

22

OR Gate

실험

실험 회로를 꾸밀 때에는 장비의 전원을 OFF 한다 .

회로를 완성한 후 ,

회로와 전원이 올바르게 완성되었는지 다시 확인

한다 .

전원을 연결한 후 ,

스위치를 조작하여 회로의 동작을 확인한다 .

(23)

23

(24)

24

XOR Gate

(25)

25

XOR Gate

 XOR Gate

실습 회로 준비물

 TTL

7486 XOR Gate IC

저항

4.7k 2

개 , 330 1 개

LED

RED 1

SW

2pole DIP

스위치 1 개

(26)

26

XOR Gate

 7486

(27)

27

XOR Gate

실험

실험 회로를 꾸밀 때에는 장비의 전원을 OFF 한다 .

회로를 완성한 후 ,

회로와 전원이 올바르게 완성되었는지 다시 확인

한다 .

전원을 연결한 후 ,

스위치를 조작하여 회로의 동작을 확인한다 .

(28)

28

(29)

29

목차

 TTL

을 이용한 논리 회로 실험

 XOR 게이트 논리 회로 실험

(30)

30

반가산기

가산기

 두 개 이상의 수를 입력하여 이들의 합을 출력하는 논리 회로

반 가산기

두 개의 입력 비트 (A, B) 를 더하여 합 (S) 과 자리 올림 수 (C) 를 산출하는 논 리 회로

(31)

31

반가산기

반가산기 진리표

A

B

S

C

0

0

0

0

0

1

1

0

1

0

1

0

1

1

0

1

(32)

32

반가산기 회로 실험

(33)

33

반가산기 회로 실험

반가산기 회로 준비물

 TTL

7486 XOR Gate IC

7408 AND Gate IC

저항

4.7k 2

개 , 330 2 개

 LED

RED 2

SW

2pole DIP

스위치 1 개

(34)

34

반가산기 회로 실험

 7486

(35)

35

반가산기 회로 실험

 7408

(36)

36

반가산기 회로 실험

실험 회로를 꾸밀 때에는 장비의 전원을 OFF 한다 .

회로를 완성한 후 ,

회로와 전원이 올바르게 완성되었는지 다시 확인

한다 .

전원을 연결한 후 ,

스위치를 조작하여 회로의 동작을 확인한다 .

(37)

37

반 가산기 회로 실험

7432 7486

참조

관련 문서

3장 정보시스템을 이용한 경쟁우위의

This paper proposes a histogram equalization technique with AGC (Automatic Gain Control) to extend the image enhancement range.. It is designed using VHDL (VHSIC Hardware

원하는 형상의 회로 선을 얻기 위한 목적이나 배선(Interconnection)용 접촉(Contact)을 이루기 위한 구멍(Contact Hole)을 형성하기 위한 용도로 대상

리드솔로몬 부호는 아핀 직선(affine line) 위의 대수기하 부호로 볼 수 있으며 3장 2절에서는 대수기하 부호 관점에서 리드솔로몬 부호를 소개한다.. 마지막으로 3장

디지털 카메라의 이미지센서 (CCD, CMOS) 를 통해 촬영한 3 차원 디지털 데이터 를

본 논문에서는 디지털 홀로그래피의 기계공학적 응용과 산업현장에서의 적용성 을 높이고자 디지털 홀로그래피를 사용하여 시험편의 표면 거칠기를

• STEAM 교과 모두 포함된 프 로그램 제작 /

현재 자동차의 문제점 해결을